|
![]() |
![]() |
學員學習本課程應具備下列基礎知識: |
![]() |
堅持小班授課,為保證培訓效果,增加互動環節,每期人數限3到5人。 |
![]() |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈 近開課時間(周末班/連續班/晚班): SOC/ASIC設計培訓班:2025年7月14日..用心服務..........--即將開課--...............................(歡迎您垂詢,視教育質量為生命!) |
![]() |
☆資深工程師授課 ☆注重質量 ☆邊講邊練 ☆合格學員免費推薦工作 ★實驗設備請點擊這兒查看★ |
![]() |
◆在讀學生憑學生證,可優惠500元。 |
![]() |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽; |
![]() |
|
第一階段 ASIC設計 |
1) 邏輯設計理論/ Verilog/ VHDL語言 2) 數字電路驗證(verification平臺建立/功能測試 3) 設計綜合(synthesys)與掃描鏈測試(DFT) 4) 靜態時序分(STA) 5) 數字電路前端設計實戰(有兩個實際芯片項目) 理論學習之外,以實際項目讓學員接觸設計,為此提供完整的免費的EDA軟件安裝服務,并有實際芯片案例,導師指導全程設計。 數字設計的理論部分具體內容如下: 一 邏輯設計理論/ Verilog/ VHDL語言 三 設計綜合(synthesys)與掃描鏈測試(DFT) 1)靜態時序分析概念 五 實踐項目部分 |
第二階段 SOC |
5.項目實戰 |